論理積回路
AND circuit

名古屋工業大学
先進セラミックス研究センター
井田 隆

名古屋工業大学 環境材料工学科 3 年次授業「マテリアルデザイン」の講義ノートです。

前へ 上へ 次へ


第1部 コンピュータの基礎
Fundamentals about computer

第1章 論理演算
Logical operations

1−3 電子回路による論理演算
Logical operation with electronic circuits

1−3−3 論理積回路
AND circuit

NAND ゲートの出力に NOT ゲートを接続すれば,AND 回路が得られます(図 1.11, 1.12)。

PMOS 入力 A 入力 B 出力 PMOS PMOS NMOS NMOS NMOS +5V +5V +5V 0 V 0 V
図 1.11
MOS-FET による AND 回路

A B Y A B Y
図 1.12
AND ゲートの MIL 記号。 実際には NAND ゲートと NOT ゲートを組み合わせて実現される。


前へ 上へ 次へ

2011年4月17日公開
2013年4月6日更新